当前位置:论文写作 > 毕业论文范文 > 文章内容

40纳米500MHzDSP核心的时钟设计

主题:ae模板 下载地址:论文doc下载 原创作者:原创作者未知 评分:9.0分 更新时间: 2024-02-13

简介:关于时钟延时方面的论文题目、论文提纲、时钟延时论文开题报告、文献综述、参考文献的相关大学硕士和本科毕业论文。

时钟延时论文范文

ae模板论文

目录

  1. ae模板:延时摄影-时钟DJ

德州仪器ASIC中国设计中心Asic设计工程师 Rabby Xiao,Yang Zhang,Fommy Liu

在低于40纳米的超深亚微米VLSI设计中,时钟树网络在电路时序收敛、功耗、PVT变异容差和串扰噪声规避方面所起的作用要更重要得多.

本文中所描述的是以500MHz时钟频率运行的DSP核心,多数时序关键路径都有超过20级的逻辑层.在早期STA阶段,我们会发现由于时钟偏斜不平衡而导致的从-lOOps到Ops的建立时序违规高达1万多条.这些均使得偏斜较低的时钟设计方法成为了一种迫切需要,而且还要求这种方法应能够改善时钟PVT变异容差并降低功耗.

时钟设计

本文中40nm 500MHz DSP设计使用了一种可覆盖整个功能块的单节点、双相全局时钟,在这个案例下我们将其称为CLK.DSP的时钟结构如图1所示,CLK可驱动超过5.3万的触发器,因此我们建议采用一种有效的设计方法来创建更鲁棒的低偏斜时钟.

时钟缓冲器选择

驱动强度超低和超高的时钟缓冲器都是隐藏的. 隐藏超高驱动强度单元有以下优势:降低由于打开关闭高驱动单元而导致的局部时钟树功耗和动态IR违规;缩短每级时钟的有效网路长度.

隐藏超低驱动强度单元有以下优势:减少时钟树根上缓冲器总数;避免EM问题的潜在风险性.它也将带来一些劣势,比如:可能潜在地提高时钟插入延时;可能导致同样插入延时具有更高时钟树功耗(同时减轻局部动态IR降热点).在此我们还禁用了时钟树反相器(CTI),因为它将导致毫无差别的时钟树拓扑结构.

时钟斜率控制

非可控性斜率违规不仅会导致时钟插入延时的增加和电学DRC违规,而且还会造成不符合通道热载流子规则的设计违规.在本文中,我们使用了以下两种方法来控制好时钟斜率:1)限制每个时钟树单元(icg、ctb)的扇出.2)在CTS过程中使用微捷码Talus命令明确定义时钟树斜率范围,当依据全局“斜率”范围所设置的斜率范围还不如这个范围严格时则以这个范围为准.

增强区别于微捷码自带“flx clock”的选项/方法

微捷码提供了一个名称为“fix clock”的可预先创建时钟插入脚本.微捷码自带CTS围绕两个命令为中心:i)“run route clock”(RRC),创建初始时钟树;ii)“run gate clock”(RGC),调整RRC所创建的时钟树.

ae模板:延时摄影-时钟DJ

RRC有个默认值为2:0的隐藏选项.时钟树布线器可根据这个选项的指示,通过2.O因子超速驱动时钟单元,其效果会比根据其时序弧报告指示来得更好.虽然这个选项可能用于高驱动单元时是极为理想,但当高驱动单元处于隐藏状态时它达不到最佳结果.如果我们发现时钟树处于缓冲状态时,那可能就是出于这项功能的原因.

对该设计进行的各项实验均显示出,这种开关的最佳值为1.5.在本文中,微捷码自带CTS脚本通过编辑可加入这个隐藏的开关.

到RRC的最后,默认使用标准全局和信号布线器执行时钟布线.微捷码自带CTS中标准全局和信号布线器用于65纳米以上设计可能已足够准确,但若用于40纳米设计则还需要在RGC之前执行精确的详细布局和高强度全局布线,这样才可确保到时RGC时有准确的时序信息来调整时钟偏斜.

RGC后,建议再进行一次详细布局和高强度全局布线来完成RGC中新添加的时钟偏斜缓冲器的布局,这样才能为CTS后进一步时序优化

提供必要时序信息.

时钟串扰规避

在本文中,一直使用非默认时钟网路规则来降低串扰影响,选择较高MET层进行时钟网路布线.建议采用具有2倍宽和3倍间距的NDR(Non-default Rule)来降低耦和度.事实证实,这对PTSI有很大帮助.

时钟分析

时钟分析是采用已开发的脚本,产生时钟树分布指标,评估时钟树的结果质量.

RC分布扩展

RC延时分布是可用以改善设计期间时钟树鲁棒性的第一个指标.时钟树RC延时百分比等于互连线延时在每个接收端(sink)总插入延时中所占比率.

对于每个时钟网路,窄(<,10%)分布意味着良好的跨角点时钟延时追踪.

插入延时扩展

插入延时分布是可用以改善设计期间时钟树鲁棒性的第二个指标.不同角点的插入延时通过使用以下方法实现w.r.t WE*角点(QC_MAX)标准化.

同级延时扩展

同级延时分布是可用以评估设计期间时钟树鲁棒性的第三个指标.它是通过以下程序进行计算:

新时钟设计方法已经实施于40纳米DSP核心.实验结果显示,新设计方法在降低保持缓冲器门数方面可起到很好效果.同时这种设计方法还可用于H-tree时钟结构.

总结:此文是一篇时钟延时论文范文,为你的毕业论文写作提供有价值的参考。

ae模板引用文献:

[1] 数字时钟论文大纲格式模板 数字时钟论文框架如何写
[2] 建筑施工模板论文选题范文 建筑施工模板论文题目选什么比较好
[3] 经典数字时钟论文题目 数字时钟论文题目怎么定
《40纳米500MHzDSP核心的时钟设计》word下载【免费】
ae模板相关论文范文资料